一、為提升台灣在高效能晶片的自主設計能力,本專案計畫鼓勵學界投入高效能晶片研發自主關鍵技術,聚焦於高運算力、高頻、高功率電路與模組關鍵技術研發以及前瞻技術,鼓勵學界往16/7nm製程之晶片架構技術開發及異質整合技術發展,以符合產業人才需求。申請人研提之計畫內容必須符合本計畫所列研究重點,所推動之各項詳細說明請參閱附件。
二、計畫徵求說明會資訊:
(一)時間:112年12月20日(三) 上午10點。
(二)地點:國立中山大學行政大樓7007會議室,除實體會議參與外,亦可以線上視訊會議方式參與。
(三)參與方式:實體參與及視訊參與者皆請事先報名,會議相關更新資訊及視訊會議網址將於12月18日前e-mail通知,報名網址:https://reurl.cc/dmMl82。
三、有意申請者請於校內截止日113.2.14下午5時前完成線上申請作業並繳交送出,同時副知研發處,以利彙整函送國科會申請。
四、聯絡方式:
(一) 國科會聯絡人:工程處黃士育副研究員,電話:(02)2737-7374,E-mail:syuhuang@nstc.gov.tw。
(二) 有關系統操作問題,請洽國科會資訊系統服務專線:電話:0800-212-058、(02)2737-7590~2。
附加檔案
【附件一】113年高效能晶片關鍵技術與創新應用計畫_研究領域說明.pdf
【附件二】113年高效能晶片關鍵技術與創新應用計畫_TSRI服務平台說明.pdf
【附件三】113年高效能晶片關鍵技術與創新應用計畫_合作意願書.odt